欧美午夜欧美,台湾成人av,久久av一区,最近看过的日韩成人

電子開發(fā)網(wǎng)

電子開發(fā)網(wǎng)電子設計 | 電子開發(fā)網(wǎng)Rss 2.0 會員中心 會員注冊
搜索: 您現(xiàn)在的位置: 電子開發(fā)網(wǎng) >> 基礎入門 >> 數(shù)字電子電路 >> 正文

時序邏輯電路由什么組成_時序邏輯電路特點是什么

作者:佚名    文章來源:本站原創(chuàng)    點擊數(shù):    更新時間:2018-12-07

  一、時序邏輯電路簡介

  時序邏輯電路是數(shù)字邏輯電路的重要組成部分,時序邏輯電路又稱時序電路,主要由存儲電路和組合邏輯電路兩部分組成。它和我們熟悉的其他電路不同,其在任何一個時刻的輸出狀態(tài)由當時的輸入信號和電路原來的狀態(tài)共同決定,而它的狀態(tài)主要是由存儲電路來記憶和表示的。

  二、時序邏輯電路的特點

  功能特點:電路在某采樣周期內(nèi)的穩(wěn)態(tài)輸出Y(n),不僅取決于該采樣周期內(nèi)的“即刻輸入X(n)”,而且還與電路原來的狀態(tài)Q(n)有關。(通常Q(n)記錄了以前若干周期內(nèi)的輸入情況)

  結構特點:除含有組合電路外,時序電路必須含有存儲信息的有記憶能力的電路:觸發(fā)器、寄存器、計數(shù)器等。

時序邏輯電路由什么組成_時序邏輯電路特點是什么

  時序邏輯電路框圖

  三、時序邏輯電路的三種邏輯器件

  1.計數(shù)器

  一般來說,計數(shù)器主要由觸發(fā)器組成,用以統(tǒng)計輸入計數(shù)脈沖CP的個數(shù)。計數(shù)器的輸出通常為現(xiàn)態(tài)的函數(shù)。計數(shù)器累計輸入脈沖的最大數(shù)目稱為計數(shù)器的“!保肕表示。如M=6計數(shù)器,又稱六進制計數(shù)器。所以,計數(shù)器的“!睂嶋H上為電路的有效狀態(tài)數(shù)。

  同步七進制加法計數(shù)器的邏輯圖計數(shù)器的種類很多,特點各異。主要分類如下:按計數(shù)進制可分為:二進制計數(shù)器、十進制計數(shù)器、任意進制計數(shù)器。按計數(shù)增減可分為:加法計數(shù)器、減法計數(shù)器、加/減計數(shù)器,又稱可逆計數(shù)器。按計數(shù)器中觸發(fā)器翻轉是否同步可分為:異步計數(shù)器和同步計數(shù)器。

  2.寄存器

  寄存器是存放數(shù)碼、運算結果或指令的電路,移位寄存器不但可存放數(shù)碼,而且在移位脈沖作用下,寄存器中的數(shù)碼可根據(jù)需要向左或向右移位。寄存器和移位寄存器是數(shù)字系統(tǒng)和計算機中常用的基本邏輯部件,應用很廣。一個觸發(fā)器可存儲一位二進制代碼,n個觸發(fā)器可存儲n位二進制代碼。因此,觸發(fā)器是寄存器和移位寄存器的重要組成部分。對寄存器中的觸發(fā)器只要求它們具有置0或者置1功能即可,無論是用同步結構的觸發(fā)器,還是用主從結構或者邊沿觸發(fā)的觸發(fā)器,都可以組成寄存器。

  3.順序脈沖發(fā)生器

  順序脈沖是指在每個循環(huán)周期內(nèi),在時間上按一定先后順序排列的脈沖信號。產(chǎn)生順序脈沖信號的電路稱為順序脈沖發(fā)生器。在數(shù)字系統(tǒng)中,常用以控制某些設備按照事先規(guī)定的順序進行運算或操作。

  四、時序邏輯電路由什么組成

  時序邏輯電路由存儲電路(各種觸發(fā)器)和組合邏輯電路兩部分組成組合反饋到存儲,下一狀態(tài)便決定。觸發(fā)、寄存、計數(shù)器,同步異步兩類型。

  時序邏輯電路是另一種重要的數(shù)字邏輯電路,AT24C08A-10PU-2.7它與組合邏輯電路的功能特點不同。時序邏輯電路的任一時刻的穩(wěn)定輸出不僅與該時刻的輸入狀態(tài)有關,而且與電路的原有狀態(tài)有關。

  時序電路由組合邏輯電路和存儲電路兩部分組成,如圖4-28所示。圖中,X.,X2,…,X。表示外輸入邏輯變量;Z,,Z:,…,Zm表示時序電路的輸出邏輯變量;W,,W2,…,Wk代表存儲電路的輸入變量;Y1,Y2,…,L表示存儲電路的輸出變量,是組合電路的部分輸入變量。

時序邏輯電路由什么組成_時序邏輯電路特點是什么

  觸發(fā)器是一種功能最簡單的時序邏輯電路,存儲電路通常由觸發(fā)器組成,其狀態(tài)必須反饋到組合電路的輸入端,與輸入信號一起共同決定組合電路的輸出,而組合電路的輸出也必須至少有一條反饋到存儲電路的輸入端,以便決定下一時刻存儲電路的狀態(tài)。

  時序電路的分類有多種,但主要的分類是按照其存儲電路中各觸發(fā)器是否有統(tǒng)一時鐘控制,分為同步時序電路和異步時序電路兩大類型。若時序電路中存儲電路各觸發(fā)器狀態(tài)的更新是在同一時鐘脈沖的特定時刻(如上升沿或下降沿)同步進行的,這樣的時序電路稱為同步時序電路;若時序電路中存儲電路各觸發(fā)器的狀態(tài)更新不受時鐘脈沖的統(tǒng)一控制,而是在不同時刻分別進行的,或者沒有時鐘脈沖,這樣的時序電路稱為異步時序電路。數(shù)字電路中的數(shù)碼寄存器、計數(shù)器、存儲器等都是時序電路的基本單元電路。

  五、時序邏輯電路檢修方法

  在檢修時序邏輯電路之前應盡可能熟悉系統(tǒng)的結構原理和電路,然后是分析故障的表征特性,盡可能地縮小故障產(chǎn)生的范圍。較高檔的醫(yī)療設備一般帶有自診斷程序,可充分利用它查找故障,將故障定位到較小范圍。

  檢查電源

  時序邏輯電路較常采用±5V、±15V、±12V電源。當電源對地短路或電源穩(wěn)定性差都可能導致系統(tǒng)故障,表現(xiàn)為系統(tǒng)無反應、系統(tǒng)程序紊亂等。一般來說,電源對地短路是因為電容(去耦電容)短路產(chǎn)生的,找到故障電容最好的辦法是采用電流跟蹤儀跟蹤短路電流,沒有電流跟蹤儀的就只好將電路分單元查找替換。

  檢查時鐘

  時鐘電路一般由石英晶體電路組成(也有采用RC振蕩電路的)。根據(jù)經(jīng)驗,石英晶體較易損壞。可用示波器測試時鐘信號的頻率、振幅、相位,或簡單地用邏輯探針檢測時鐘脈沖的有無。對各個單元電路的時鐘均應檢測,以防斷線、松脫、干擾等引起時鐘脈沖的不正確。

  檢查總線

  用邏輯探針檢查總線上是否有脈沖活動。若總線上沒有脈沖活動,可繼續(xù)檢查總線驅動器輸入端有無脈沖信號、驅動器是否在允許狀態(tài)、驅動器是否響應激勵等,來確定故障是否是由于總線驅動器引起的,然后輪流檢查每一個總線接收者。另外,可以關掉電源,用多用表檢查總線各線的對地電阻,如果所有線的阻值一樣,那么總線估計正常;如果一條或多條線的阻值與其余的不同,那么該線值得懷疑;如果有兩根線的阻值相同,而又高于或低于其它的線,那么這兩條線可能相互短路了。

  檢查關鍵的脈沖信號

  用邏輯探針、示波器或邏輯分析儀觀察復位、使能、選通、讀寫、中斷、讀內(nèi)存等控制信號,可以較好地判斷集成電路(IC)是否正常工作。當復位信號有效時,IC輸出應被清零或置位,程序應回到初始狀態(tài)運行;當使能信號有效而時鐘脈沖正常時,IC數(shù)據(jù)線上應有脈沖活動;當邏輯探針連到讀內(nèi)存線上,而指示燈沒有閃爍顯示(即讀內(nèi)存線上沒有脈沖活動),說明微處理器可能在程序的某處卡住了,因為每一條指令讀地址處存儲器時,讀內(nèi)存線上通常是應有脈沖信號的;對于中斷信號,可用邏輯探針來觀察是否發(fā)生中斷線路粘附,也可通過外加直流電壓或低電平來控制(允許或禁止)被測試的中斷。

  檢查接口

  接口卡、印刷板與插座插接時可能松脫或偏離中心導致接觸不良而引發(fā)故障,實際上很多故障的確是由此產(chǎn)生的,對此可用無水酒精擦拭清潔接口后再重新插接固定。另外數(shù)字系統(tǒng)還常常通過外部通信線路(RS232、MODEM、IEEE-488等)與其它系統(tǒng)連接,而連接線通常很長,還可能暴露于電子干擾源下,例如繼電器、電機、變壓器、大型X線機、陰雨天閃電等,連接口接觸不良和電子干擾源的電磁干擾(EMI)均可能會產(chǎn)生錯誤的數(shù)據(jù)傳送,甚至損壞相關的元件。對電磁干擾最好找出干擾源后排除它,其次可改善工作環(huán)境(如濕度和溫度等),加強屏蔽,或改用屏蔽性能好的連接線。

  時序邏輯電路的檢修有許多方法技巧,必須通過長期實際工作摸索總結經(jīng)驗,才能更好地診斷、發(fā)現(xiàn)、排除故障,提高時序邏輯電路的維修技術水平。

  六、時序邏輯電路應用舉例

  舉例一:在智力競賽中,參賽者通過搶先按動按鈕,取得答題權。圖1是由4個D觸發(fā)器和2個“與非”門、1個“非”門等組成的4人搶答電路。搶答前,主持人按下復位按鈕SB,4個D觸發(fā)器全部清0,4個發(fā)光二極管均不亮,“與非”門G1輸出為0,三極管截止,揚聲器不發(fā)聲。同時,G2輸出為1,時鐘信號CP經(jīng)G3送入觸發(fā)器的時鐘控制端。此時,搶答按鈕SB1~SB4未被按下,均為低電平,4個D觸發(fā)器輸入的全是0,保持0狀態(tài)不變。時鐘信號CP可用555定時器組成多諧振蕩器的輸出。

時序邏輯電路由什么組成_時序邏輯電路特點是什么

  當搶答按鈕SB1~SB4中有一個被按下時,相應的D觸發(fā)器輸出為1,相應的發(fā)光二極管亮,同時,G1輸出為1,使揚聲器響,表示搶答成功,另外G1輸出經(jīng)G2反相后,關閉G3,封鎖時鐘信號CP,此時,各觸發(fā)器的時鐘控制端均為1,如果再有按鈕被按下,就不起作用了,觸發(fā)器的狀態(tài)也不會改變。搶答完畢,復位清零,準備下次搶答。

  舉例二:路彩燈控制器由編碼器、驅動器和顯示器(彩燈)組成,編碼器根據(jù)彩燈顯示的花型按節(jié)拍送出八位狀態(tài)編碼信號,通過驅動器使彩燈點亮、熄滅。圖2給出的八路彩燈控制器電路圖中,編碼器用兩片雙向移位寄存器74LS194實現(xiàn),接成自啟動脈沖分配器(扭環(huán)形計數(shù)器),其中D1為左移方式,D2為右移方式。驅動器電路如圖3,當寄存器輸出Q為高電平時,三極管T導通,繼電器K通電,其動合觸點閉合,彩燈亮;當Q為低電平時,三極管截止,繼電器復位,彩燈滅。

時序邏輯電路由什么組成_時序邏輯電路特點是什么

  工作時,先用負脈沖清零,使寄存器輸出全部為0,然后在節(jié)拍脈沖(可由555定時器構成的多諧振蕩器輸出)的控制下,寄存器的各個輸出Q按下表所示的狀態(tài)變化,每8個節(jié)拍重復一次。這里假定8路彩燈的花型是:由中間向兩邊對稱地逐次點亮,全亮后,再由中間向兩邊逐次熄滅。

時序邏輯電路由什么組成_時序邏輯電路特點是什么

Tags:邏輯電路,時序邏輯電路,數(shù)字電路  
責任編輯:admin
相關文章列表
時序邏輯電路有哪些(三款時序邏輯電路的設計)
組合邏輯電路的特點詳解
組合邏輯電路有哪些(4款組合邏輯電路的設計)
基本的邏輯電路有哪些_組合邏輯電路_時序邏輯電路
詳解 邏輯電路圖符號大全
數(shù)字邏輯電路的分類,數(shù)字邏輯電路的基本特征
常用的時序邏輯電路
組合邏輯電路中的競爭冒險
組合邏輯電路實驗原理
同步時序邏輯電路的分析舉例
數(shù)字電路基本概念的理解
數(shù)字電路尖峰電流的形成和抑制方法
獲得高、低電平的基本原理
數(shù)字電路為什么是低電平有效
數(shù)字電路可控門電路原理(三態(tài)/同相/反相、緩沖/驅動電路)
數(shù)字電路二進制代碼,8421BCD碼
數(shù)字電路三態(tài)輸出邏輯符號
數(shù)字電路三種輸出狀態(tài)
數(shù)字電路中門電路輸出端并聯(lián)使用
基于NE555和CD4017的二進制轉十進制數(shù)字電路
數(shù)字電路由AD835構成的乘法器電路
數(shù)字電路 用74LS160構成十進制計數(shù)器,八進制五進制四進制電路
數(shù)字電路 三路搶答器電路
數(shù)電模電基礎知識之搞懂數(shù)電技術,你看過保證能熟練運用基礎數(shù)電…
真值表,真值表是什么意思
數(shù)字邏輯電路詳解
數(shù)字電路中組合邏輯電路設計步驟詳解(教程)
怎么理解邏輯真值表_真值表如何推出邏輯表達式
卡諾圖與真值表_邏輯真值表怎么列出的_真值表是怎么畫出來的
邏輯函數(shù)及其表示方法
請文明參與討論,禁止漫罵攻擊,不要惡意評論、違禁詞語。 昵稱:
1分 2分 3分 4分 5分

還可以輸入 200 個字
[ 查看全部 ] 網(wǎng)友評論
關于我們 - 聯(lián)系我們 - 廣告服務 - 友情鏈接 - 網(wǎng)站地圖 - 版權聲明 - 在線幫助 - 文章列表
返回頂部
刷新頁面
下到頁底
晶體管查詢
主站蜘蛛池模板: 弥勒县| 迭部县| 泊头市| 陇西县| 苍梧县| 新民市| 石泉县| 页游| 固安县| 锡林浩特市| 连云港市| 林芝县| 芜湖市| 滦南县| 墨脱县| 乌兰察布市| 沁阳市| 延寿县| 酉阳| 偃师市| 宁晋县| 晋宁县| 手机| 甘南县| 清苑县| 新丰县| 重庆市| 广元市| 拜泉县| 鲁甸县| 苍溪县| 浦城县| 革吉县| 读书| 赫章县| 武穴市| 德惠市| 林州市| 松桃| 武邑县| 武川县|